
巨头们的先进封装技术解读
![]()

来源:内容由半导体行业观察(ID:icbank)编译自semianalysis,谢谢。
在上《先进封装最强科普》中,我们对市场上的先进封装需求进行了一些讨论。但其实具体到各个厂商,无论是英特尔(EMIB、Foveros、Foveros Omni、Foveros Direct)、台积电(InFO-OS、InFO-LSI、InFO-SOW、 InFO-SoIS、CoWoS-S、CoWoS-R、CoWoS-L、SoIC)、三星(FOSiP、X-Cube、I-Cube、HBM、DDR/LPDDR DRAM、CIS)、ASE(FoCoS、FOEB)、索尼( CIS)、美光 (HBM)、SKHynix (HBM) 还是YMTC (XStacking),他们的封装的各不相同,而且这些封装类型也被我们所有最喜欢的 AMD、Nvidia 等公司使用。在本文中,我们将解释所有这些类型的封装及其用途。

倒装芯片是引线键合后常见的封装形式之一。它由来自代工厂、集成设计制造商和外包组装和测试公司等众多公司提供。在倒装芯片中,PCB、基板或另一个晶圆将具有着陆焊盘。然后将芯片准确地放置在顶部,并使用凸块接触焊盘,之后芯片被送到回流焊炉,加热组件并回流焊凸点以将两者结合在一起。焊剂被清除,底部填充物沉积在两者之间。这只是一个基本的工艺流程,因为有许多不同类型的倒装芯片,包括但不限于fluxless。

虽然倒装芯片非常普遍,但间距小于 100 微米的高级版本则不太常见。关于我们在第 1 部分中建立的先进封装的定义,只有台积电、三星、英特尔、Amkor 和 ASE 涉及使用倒装芯片技术的大量逻辑先进封装。其中 3 家公司也在制造完整的硅片,而另外两家公司则是外包组装和测试 (OSAT)。这个尺寸就是大量不同类型倒装芯片封装类型开始涌入的地方。我们将以台积电为例,然后扩展并将其他公司的封装解决方案与台积电的封装解决方案进行比较。台积电所有封装选项的最大差异与基板材料、尺寸、RDL 和堆叠有关。

在标准倒装芯片中,最常见的基板通常是有机层压板,然后覆以铜。从这里开始,布线围绕核心两侧构建,讨论最多的是 Ajinomoto build-up films (ABF)。该内核在顶部构建了许多层,这些层负责在整个封装中重新分配信号和功率。这些承载信号的层是使用干膜层压(dry film lamination)和使用 CO2 激光或紫外线激光进行图案化构建的。

这就是台积电的专业知识开始发挥其集成扇出 (InFO) 的地方。台积电没有使用 ABF 薄膜的标准流程,而是使用与硅制造更相关的工艺。台积电将使用东京电子涂布机/显影剂、ASML 光刻工具、应用材料铜沉积工具以光刻方式定义再分布层。重新分布层(RTL)比大多数 OSAT 可以生产的更小、更密集,因此可以容纳更复杂的布线。此过程称为扇出晶圆级封装 (FOWLP)。ASE 是最大的 OSAT,他们提供 FoCoS(基板上的扇出芯片),这是 FOWLP 的一种形式,它也利用了硅制造技术。三星还有他们的扇出系统封装 (FOSiP),主要用于智能手机、智能手表、通信和汽车。使用 InFO-R (RDL),TSMC 可以封装具有高 IO 密度、复杂路由和/或多个芯片的芯片。使用 InFO-R 最常见的产品是 Apple iPhone 和 Mac 芯片,但也有各种各样的移动芯片、通信平台、加速器,甚至网络交换机 ASIC。三星还凭借 Cisco Silicon One 在网络交换机 ASIC 扇出市场中获胜。InFO-R 的进步主要与扩展到具有更多功耗和 IO 的更大封装尺寸有关。

有不少传言称 AMD 将为其即将推出的 Zen 4 客户端(如上图所示)和服务器 CPU 采用扇出封装。SemiAnalysis 可以确认基于 Zen 4 的桌面和服务器产品将使用扇出。然后,该扇出将传统地封装在标准有机基板的顶部,该基板的底部将具有 LGA 引脚。包装这些产品的公司和转向扇出的技术原因将后面揭晓。

标准封装将具有核心基板,每侧有 2 到 5 层重分布层 (RDL),包括更高级的集成扇出。台积电的 InFO-SoIS(集成基板系统)将这一概念提升到一个新的水平。它提供多达 14 个重新分布层 (RDL),可在芯片之间实现非常复杂的布线。在靠近管芯的基板上还有一层更高密度的布线层。

TSMC 还提供InFO-SOW(晶圆上系统),它允许扇出包含数十个芯片的整个晶圆的大小。我们撰写了有关使用这种特殊包装形式的 Tesla Dojo 1 的文章。我们还在特斯拉去年的 AI 日公布这项技术的几周前独家披露了该技术的使用情况。特斯拉将在 HW 4.0 中使用三星 FOSiP。

最后,在台积电的集成扇出阵容中,还有 InFO-LSI(本地硅互连)。InFO-LSI 是 InFO-R,但在多个芯片下方有一块硅。这种局部硅互连将开始作为多个die之间的无源互连,但未来可以演变为有源(晶体管和各种 IP)。它最终也将缩小到 25 微米,但我们认为第一代不会出现这种情况。第一款采用这种类型封装的产品将在后面展示。立即想到的比较最有可能是英特尔的 EMIB(嵌入式多芯片互连桥),但这并不是真正的最佳选择。它更像是 Intel 的 Foveros Omni 或 ASE 的 FOEB。让我们解释一下。

英特尔的嵌入式多芯片互连桥被放置在传统的有机基板腔体中。然后继续构建衬底。虽然这可以由英特尔完成,但 EMIB 的放置和构建也可以由传统的有机基板供应商完成。由于 EMIB 芯片上的大焊盘以及沉积层压布线和通孔的方法,不需要在基板上非常准确地放置芯片。

通过继续使用现有的有机层压板和 ABF 供应链,英特尔放弃了更昂贵的硅基板材料和硅制造工艺。总的来说,这条供应链是商品化的,尽管目前由于短缺而相当紧张。自 2018 年以来,英特尔的 EMIB 一直在产品中发货,包括 Kaby Lake G、各种 FPGA、Xe HP GPU 和某些云服务器 CPU,包括 Sapphire Rapids。目前所有 EMIB 产品都使用 55 微米,但第二代是 45 微米,第三代是 40 微米。

英特尔可以通过这个芯片将功率推送到上面的有源芯片。如果需要,英特尔还可以灵活地设计封装以在没有 EMIB 和某些小芯片的情况下运行。在英特尔 FPGA 的一些拆解发现,如果英特尔发货的 SKU 不需要它,英特尔将不会放置 EMIB 和有源芯片。这允许围绕某些细分市场的物料清单进行一些优化。最后,英特尔还可以通过仅在需要的地方使用硅桥来节省制造成本。这与台积电的 CoWoS 形成鲜明对比,后者将所有芯片都放置在单个大型无源硅桥的顶部。稍后会详细介绍,但台积电的 InFO-LSI 和英特尔的 EMIB 之间的最大区别在于基板材料和制造工艺的选择。

更复杂的是,日月光还拥有自己的2.5D封装技术,与英特尔的EMIB和台积电的InFO-LSI截然不同。它被用于 AMD 的 MI200 GPU,该 GPU 将用于多台高性能计算机,包括美国能源部的 Frontier exascale 系统。ASE 的 FOEB 封装技术与台积电的 InFO-LSI 更相似,因为它也是扇出。TSMC 使用标准的硅制造技术来构建 RDL。一个主要区别是 ASE 使用玻璃基板面板而不是硅。这是一种更便宜的材料,但它还有一些其他好处,我们将在后面讨论。

ASE 不是将无源互连芯片嵌入基板的空腔中,而是放置芯片,构建铜柱,然后构建整个 RDL。在 RDL 之上,有源硅 GPU die和 HBM die使用微凸块进行连接。然后使用激光脱模工艺将玻璃中介层从封装中移除,然后在使用标准倒装芯片工艺将其安装到有机基板上之前完成封装的另一面。ASE 对 FOEB 与 EMIB 提出了许多声明,但有些是完全错误的。ASE 需要推销他们的解决方案是可以理解的,但让我们消除噪音。EMIB 收益率不在 80% 到 90% 的范围内。EMIB 的收益率接近 100%。第一代 EMIB 在芯片数量方面确实有缩放限制,但第二代没有。事实上,英特尔将发布有史以来最大封装的产品,一种采用第二代 EMIB 的92mm x 92mm BGA 封装的高级封装。通过在整个封装中使用扇出和光刻定义的 RDL,FOEB 确实保留了布线密度和芯片到封装凸点尺寸方面的优势,但这也更昂贵。与台积电相比,最大的区别似乎是最初的玻璃基板材料与硅。部分原因可能是因为 ASE 的成本受到更多限制。ASE 必须以更低的价格提供出色的技术来赢得客户。台积电是芯片大师,专注于他们熟悉的技术,台积电有着将技术推向极致的文化,在这种推动下,他们最好选择硅。现在回到台积电的其他高级封装选项,因为我们还有一些要做。CoWoS 平台还有 CoWoS-R 和 CoWoS-L 平台。它们与 InFO-R 和 InFO-L 几乎 1 比 1 对应。这两者之间的区别更多地与过程有关。InFO 是先芯片工艺,首先放置芯片,然后围绕它构建 RDL。使用 CoWoS,先建立 RDL,然后放置芯片。对于大多数试图了解高级封装的人来说,区别并不那么重要,所以今天我们将轻松地讨论这个话题。

最大的亮点是 CoWoS-S(硅中介层)。它涉及采用已知良好的芯片,倒装芯片将其封装到无源晶圆上,该晶圆上具有图案化的导线。这就是 CoWoS 名称的来源,Chip on Wafer on Substrate。从长远来看,它是体积最大的 2.5D 封装平台。如第 1 部分所述,这是因为 P100、V100 和 A100 等 Nvidia 数据中心 GPU 使用 CoWoS-S。虽然 Nvidia 的销量最高,但 Broadcom、Google TPU、Amazon Trainium、NEC Aurora、Fujitsu A64FX、AMD Vega、Xillinx FPGA、Intel Spring Crest 和 Habana Labs Gaudi 只是 CoWoS 使用的几个值得注意的例子。大多数使用 HBM 计算的重型芯片,包括来自各种初创公司的 AI 训练芯片都使用 CoWoS。为了进一步说明 CoWoS 的普及程度,这里有一些来自 AIchip 的引述。AIchip是一家台湾设计和IP公司,主要利用台积电CoWoS平台协助与AI芯片相关的EDA、物理设计和产能工作。台积电甚至没有参加与 CoWoS 容量相关的所有会议,因为台积电已经销售了他们生产的所有产品,而且要支持所有这些设计需要太多的工程时间。另一方面,台积电的客户集中度较高(英伟达),因此台积电希望与其他公司合作。AIchip 有点像中间人,即使 Tier 1 客户(Nvidia)预订了一切,AIchip 仍然获得一些容量。即便如此,他们也只能得到他们想要的 50%。让我们转身看看英伟达在做什么。在第三季度,他们的长期供应义务跃升至 69亿美元,更重要的是,Nvidia 预付款16.4亿美元,并且未来将再预付款17.9亿美元。英伟达正在吞噬供应,特别是针对 CoWoS。

回到技术上,CoWoS-S 多年来经历了一次演变。主要特点是中介层面积越来越大。由于 CoWoS 平台使用硅制造技术,因此它遵守称为光罩限制的原则。使用 193nm ArF 光刻工具可以印刷的最大尺寸为 33mm x 26mm (858mm 2 )。硅中介层的主要用途也是光刻定义的,即连接位于其上的芯片的非常密集的电线。英伟达的芯片早已接近标线限制,但仍需要连接到封装的高带宽内存。

上图包含一个 Nvidia V100,这是 Nvidia四年前推出的 GPU,它的面积是 815平方毫米。一旦包含 HBM,它就会超出光刻工具可以打印的光罩限制,但台积电想出了如何连接它们。台积电通过做光罩拼接来实现这一点。台积电在此增强了他们的能力,可以为硅中介层提供 3 倍大小的掩模版。鉴于标线拼接的局限性,英特尔 EMIB、TSMC LSI 和 ASE FOEB 方法具有优点。他们也不必处理与大型硅中介层一样多的费用。

除了增加掩模版尺寸外,他们还进行了其他改进,例如将微凸块从焊料改为铜以提高性能/功率效率、iCap、新的 TIM/盖子封装等。有一个关于 TIM/盖子包装的有趣故事。在Nvidia V100上,Nvidia 拥有一个无处不在的 HGX 平台,该平台可以运送到许多服务器 ODM,然后运送到数据中心。可以应用于冷却器螺钉以实现正确安装压力的扭矩非常具体。这些服务器 ODM 在这些价值 10,000 美元的 GPU 上过度拧紧了冷却器和芯片。Nvidia 的 A100 转移到在芯片上有盖子的封装,而不是直接冷却芯片。当 Nvidia 的 A100 和未来的 Hopper DC GPU 仍然需要散发大量热量时,这类封装的问题就会出现。为了解决这个问题,台积电和英伟达在封装上进行了很多优化。三星也有类似于 CoWoS-S 的 I-Cube 技术。三星使用这种封装的唯一主要客户是百度的 AI 加速器。

接下来我们有 Foveros。这就是英特尔的3D芯片堆叠技术。Foveros 不是一个裸片在另一个裸片的顶部活动,而后者本质上只是密集的导线,Foveros 涉及两个包含活动元素的裸片。有了这个,英特尔第一代 Foveros 于 2020 年 6 月在 Lakefield 混合 CPU SOC 中推出。该芯片不是特别大的容量或令人叹为观止的芯片,但它是英特尔的许多第一款芯片,包括 3D 封装和他们的第一个混合 CPU 内核具有大性能核心和小效率核心的架构。它采用了 55 微米的凸点间距。

下一个 Foveros 产品是 Ponte Vecchio GPU,经过多次延迟,它应该在今年推出。它将包括与 EMIB 和 Foveros 一起封装的 47 个不同的有源小芯片。Foveros 芯片到芯片的连接采用 36 微米的凸点间距。未来,英特尔的大部分客户端阵容都将采用3D堆栈技术,包括代号为Meteor Lake、Arrow Lake、Lunar Lake的客户端产品。Meteor Lake 将是首款采用 Foveros Omni 和 36 微米凸点间距的产品。第一个包含 3D 堆栈技术的数据中心 CPU 代号为 Diamond Rapids,其名称是 Granite Rapids。我们将在本文中讨论其中一些产品使用的节点以及英特尔与台积电的关系。

Foveros Omni 的全称是 Foveros Omni-Directional Interconnect (ODI)。它弥补了 EMIB 和 Foveros 之间的差距,同时还提供了一些新功能。Foveros Omni 可以作为两个其他芯片之间的有源桥接芯片,作为完全位于另一个芯片下方的有源芯片,或位于另一个芯片顶部但悬垂的芯片。

Foveros Omni 从未像 EMIB 那样嵌入基板内部,它在任何情况下都完全位于基板之上。堆叠类型会导致封装基板与位于其上的芯片的连接高度不同的问题。英特尔开发了一种铜柱技术,让他们可以将信号和电源传输到不同的 z 高度并通过芯片,这样芯片设计人员在设计 3D 异构芯片时可以有更多的自由。Foveros Omni 将从 36 微米的凸点间距开始,但在下一代将降低到 25 微米。我们要注意的是,DRAM 还使用了先进的 3D 封装。HBM 多年来一直在三星、SK 海力士和美光使用先进封装。将制造存储单元并连接到暴露并形成微凸块的 TSV。最近,三星甚至开始推出 DDR5 和 LPDDR5X 堆栈,它们利用类似的堆栈技术来提高容量。SKHynix 正在其 HBM 3 中引入混合键合。SKHynix 将把 12 个芯片键合在一起,每个芯片的厚度约为 30 微米,并带有混合键合 TSV。

混合键合是一种技术,它不使用凸点,而是将芯片直接与硅通孔连接。如果我们回到倒装芯片工艺,没有凸块形成、助焊剂、回流或模下填充芯片之间的区域。铜直接遇到铜。实际过程非常困难,上面部分详述。在本系列的下一部分中,我们将深入研究工具生态系统和混合绑定类型。与之前描述的任何其他封装方法相比,混合键合能够实现更密集的集成。

最著名的混合键合芯片当然是最近宣布的 AMD 的 3D 堆叠缓存,它将于今年晚些时候发布。这利用了台积电的 SoIC 技术。英特尔的混合键合品牌称为 Foveros Direct,三星的版本称为 X-Cube。Global Foundries 公开了使用混合键合技术的 Arm 测试芯片。产量最高的混合键合半导体公司不是台积电,今年甚至明年也不会是台积电。出货最多的混合键合芯片的公司实际上是拥有 CMOS 图像传感器的索尼。事实上,假设你有一部高端手机,你的口袋里可能有一个包含混合粘合 CMOS 图像传感器的设备。如第 1 部分所述,索尼已将间距缩小至 6.3 微米,而 AMD 的 V-cache 间距为 17 微米。

目前索尼提供 2 stack 和 3 stack 版本。在 2 堆栈中,像素位于电路的顶部。在 3 堆栈版本中,像素堆叠在电路顶部的 DRAM 缓冲区缓存的顶部。随着索尼希望将像素晶体管从电路中分离出来并创建具有多达 4 层硅的更先进的相机,进步仍在继续。由于其 CMOS 图像传感器业务,三星是混合键合芯片的第二大出货量出货商。混合键合的另一个即将大批量应用是来自长江存储技术公司的 Xtacking。YMTC 使用晶圆到晶圆键合技术将 CMOS 外围堆叠在 NAND 门下方。我们在这里详细介绍了这项技术的好处,但简而言之,它允许 YMTC 在给定一定数量的 NAND 层数的情况下安装更多的 NAND 单元,而不是任何其他 NAND 制造商,包括三星、SK 海力士、美光、Kioxia 和西部数据。关于各种类型的倒装芯片、热压键合和混合键合工具,有很多话要说,但我们将把这些留到下一篇。投资者对 Besi Semiconductor、ASM Pacific、Kulicke 和 Soffa、EV Group、Suss Microtec、SET、Shinkawa、Shibaura 和 Applied Materials 的共同认识是不正确的,这里的各种公司和封装类型使用工具的多样性非常广泛. 但赢家并不像看起来那么明显。
★ 点击文末【阅读原文】,可查看本文原文链接!
*免责声明:本文由作者原创。文章内容系作者个人观点,半导体行业观察转载仅为了传达一种不同的观点,不代表半导体行业观察对该观点赞同或支持,如果有任何异议,欢迎联系半导体行业观察。
今天是《半导体行业观察》为您分享的第2913内容,欢迎关注。
晶圆|集成电路|设备|汽车芯片|存储|台积电|AI|封装

原文链接!
更多新型先进封装技术正在崛起!
3.3D先进封装、玻璃基板、小芯片Chiplet、3D堆叠SoIC...新一代先进封装技术奔涌而来,三星电子、英特尔、台积电、日月光等企业加码投资扩产,谁将站在下一代先进封装发展浪头引领行业发展?
三星电子正开发“3.3D先进封装技术”,目标2026年第二季度量产
近日,据韩媒报道,三星电子正在开发面向AI半导体芯片的新型3.3D先进封装技术,并计划于2026年二季度实现量产。据悉,这项封装技术整合了三星电子多项先进异构集成技术。

图片来源:三星
在概念图中,GPU(AI计算芯片)与LCC缓存通过垂直堆叠的方式形成一个整体,与HBM内存进行互联。在两者之间使用硅桥芯片来直接连接裸晶,而在铜RDL重布线层上引入了透明介质来代替价格更高的硅中介层
。这种设计能够在不牺牲芯片性能的前提下降低22%的生产成本。
此外,三星电子还计划在其3.3D封装技术中引入面板级(PLP)封装。大型方形载板将取代面积有限的圆形晶圆,从而进一步提高封装生产效率
。目前,由台积电主导的先进封装代工市场主要由无晶圆厂设计企业占据份额,因此三星电子希望通过推出新一代3.3D封装技术,在价格和生产效率上具有显著优势,以争取更多无晶圆厂设计企业的订单。
与此同时,近日,三星电子对先进封装(AVP)团队和设备技术实验所进行重组,以提升整体技术竞争力。同时进行改组的还有三星电子负责半导体业务的设备解决方案(DS)部门。据悉,该部门新设HBM研发组。三星电子副社长、高性能DRAM设计专家孙永洙(音译)担任该研发组组长,带领团队集中研发HBM3、HBM3E和新一代HBM4技术。
TrendForce集邦咨询指出,自台积电于2016年开发命名为整合扇出型封裝(InFO)的扇出型晶圆级封裝(FOWLP)技术,并应用于iPhone7 手机所使用的A10处理器后,专业封测代工厂(OSAT)业者竞相发展FOWLP及扇出型面板级封裝(Fan-out Panel Level Package, FOPLP)技术,以提供单位成本更低的封装解决方案。
自第二季起,超威半导体(AMD)等芯片业者积极接洽台积电及OSAT业者以FOPLP技术进行芯片封装,带动业界对FOPLP技术的关注。根据全球市场研究机构TrendForce集邦咨询调查,在FOPLP封装技术导入上,三种主要模式包括「OSAT业者将消费性IC封装方式自传统封装转换至FOPLP」;「专业晶圆代工厂(foundry)、OSAT业者封装AI GPU,将2.5D封装模式自晶圆级(wafer level)转换至面板级(panel level)」;「面板业者封装消费性IC」等三大方向。
从FOPLP技术对封测产业发展的影响面来看,第一,OSAT业者可提供低成本的封装解决方案,提升在既有消费性IC的市占,甚至跨入多芯片封装、异质整合的业务;第二,面板业者跨入半导体封装业务;第三,foundry及OSAT业者可压低2.5D封装模式的成本结构,甚至借此进一步将2.5D封装服务自既有的AI GPU市场推广至消费性IC市场;第四,GPU业者可扩大AI GPU的封装尺寸。
TrendForce集邦咨询认为,FOPLP技术的优势及劣势、发展机会及挑战并存。主要优势为低单位成本及大封装尺寸,只是技术及设备体系尚待发展,技术商业化的进程存在高度不确定性,预估目前FOPLP封装技术发展在消费性IC及AI GPU应用的量产时间点,可能分别落于2024年下半年至2026年,以及2027-2028年。
玻璃基板量产元年在即,多家大厂加速布局
近日,英特尔、AMD、三星、LGInnotek、SKC美国子公司Absolics等均将目光高度聚焦到应用于先进封装的玻璃基板技术中。玻璃基板技术因其优异的性能,已成为先进封装领域冉冉升起的新星。
基板即安装硅IC芯片的材料,主要起承载保护芯片与连接上层芯片和下层电路板的作用,它们为芯片提供了结构稳定性(硅芯片非常脆弱),也是传输信号的手段。自上世纪70年代以来,芯片基板设计发生了多次演变,金属框架在90年代被陶瓷所取代,然后在世纪之交陶瓷又被有机封装所取代。而当前的处理器广泛使用主要是有机基板。
英特尔认为,有机基板也将在未来几年达到其能力的极限,因为公司(行业其他公司亦是)将生产面向数据中心的系统级封装(SiP),具有数十个小瓦片(tile),功耗可能高达数千瓦。此类SiP需要小芯片(chiplet)之间非常密集的互连,同时确保整个封装在生产过程中或使用过程中不会因热量而弯曲。
由此,玻璃基板应用而生。在去年9月,英特尔在官网公布了号称是“下一代先进封装的玻璃基板技术”,称或将颠覆整个芯片封装领域。玻璃基板是指用玻璃取代有机封装中的有机材料,并不意味着用玻璃取代整个基板。因此,英特尔不会将芯片安装在纯玻璃上,而是基板核心的材料将由玻璃制成。
与有机基板相比,玻璃基板玻璃具有独特的特性,例如超低平整度和更好的热稳定性和机械稳定性,可将互连密度提高10倍。据英特尔所言,玻璃基板能使单个封装中的芯片面积增加五成,从而塞进更多的Chiplet;且玻璃平整度、能将光学邻近效应(OPE)减少50%,提高光刻聚焦深度
。

有机基板和玻璃基板的对比(图源:Intel)
英特尔称,玻璃基板可能为未来十年内在单个封装上实现惊人的1万亿个晶体管奠定基础。基于对其的良好预期,近期行业内传来最新消息,英特尔计划最快2026年量产玻璃基板。在玻璃基板技术上,英特尔已投入了约十年时间,目前其在美国亚利桑那州拥有一条完全集成的玻璃研发线。该公司表示,这条生产线的成本超过10亿美元,为了使其正常运行,需要与设备和材料合作伙伴合作,建立一个完整的生态系统。且行业内目前仅有少数公司能够负担得起此类投资,而英特尔似乎是迄今为止唯一一家开发出玻璃基板的公司。
除了英特尔,SKC美国子公司Absolics、AMD、三星等也看到了玻璃基板广阔的发展前景。
2022年,SKC美国子公司Absolics在美国佐治亚州科文顿市斥资约3000亿韩元(约合2.22亿美元)建立了第一家专门生产玻璃基板的工厂。近日,该公司宣布工厂竣工并开始批量生产原型产品。业界分析,这标志着全球玻璃基板市场进入关键时刻。
三星则已组建由三星电机、三星电子和三星显示器部门组成的联盟,研发玻璃基板,目标在2026年开始大规模量产,意图比英特尔更快地实现商业化。据报道,三星电机计划在今年9月前在试验生产线上安装所有必要的设备,并于第四季度开始运营。外媒消息显示,三星电机供应商的选择已经完成,Philoptics、Chemtronics、JoongwooM-Tech和德国LPKF等公司负责为该装置提供零部件。报道称,该装置旨在简化生产并遵守三星严格的安全和自动化标准。
AMD则计划于2025~2026年推出玻璃基板,并与全球元件公司合作,保持领先地位。据韩媒报道,AMD正对全球多家主要半导体基板企业的玻璃基板样品进行性能评估测试,计划将这一先进基板技术导入半导体制造。此次参与评估测试的上游企业包括新光电气、欣兴电子、三星电机和AT&S(奥特斯)。此前,AMD一直同韩国SKC旗下的Absolix进行玻璃基板领域的合作。此次测试多家企业样品被视为AMD正式确认引入该技术并准备建立成熟量产体系的标志。

图片来源:拍信网
相关从业者指出,玻璃虽能克服翘曲、电气性能也较好,然而缺点包括易碎、难加工等。业界认为,在实际交付之前实现量产良率还需要一段时间。公司的前期投资成本也很高。即使公司在技术开发上投入巨资,如果业务无法盈利,它也会成为沉没成本。
Hl Investment&Securities投资银行公司的研究员KoEui-young表示:“玻璃基板需要重组供应链,因为需要更换设备,并且需要进一步验证与玻璃材料相关的可靠性。”“量产的标准化工作是必须要做的,但量产时的良率是不确定的。”但从长远来看,行业共识是应该发展玻璃基板。
目前,包括SCHMID等新公司的出现以及激光设备供应商、显示器制造商、化学品供应商等的参与,行业内围绕玻璃芯基板逐渐生成了一些新兴供应链,形成了多样化生态系统。行业各方正在建立合作和伙伴关系,以应对与玻璃基板制造相关的技术和物流挑战,这表明各方正共同努力,充分发挥其潜力。
AI人工智能在当代的蓬勃发展,使得玻璃基板经过此前近十年的孕育中破土而出,它遇到了最适合它的时代。在英特尔看来,玻璃基板将首先被引入到能够最大程度利用其的市场:需要更大外形封装(即数据中心、人工智能、图形)和更高速度能力的应用程序和工作负载
。
日月光针对先进封装扩产,多项先进封装新技术值得期待
近日,日月光投控召开股东大会,首席运营官(COO)吴田玉表示,到2025年AI先进封装需求持续强劲,今年AI相关CoWoS先进封装营收,会比原先预期增加2.5亿美元以上,包括CoWoS等先进封装测试营收占比可提高,加速营收复苏。
去年,日月光通过子公司ISELabs,斥资2400万美元在美国加州圣何塞建设测试产线,吴田玉预计7月12日将有该厂投产的剪彩仪式。针对未来布局,目前该公司已敲定在加州弗里蒙特建造第二家芯片测试工厂的计划,并也将于7月12日正式公布该项目以及投资规模。该公司还在墨西哥托纳拉购买了土地,用于建造芯片封装和测试工厂。后续也将依据需求扩充产能,均不排除在日本、美国、墨西哥扩增先进封装产能。
先进封装技术的日益发展与完善是日月光投控的重中之重。今年3月下旬,日月光宣布,推出小芯片(Chiplet)新互联技术,以应对人工智能发展带来的多样化小芯片整合设计和先进封装。该技术通过微凸块(microbump)技术使用新型金属叠层,可将芯片与晶圆互联间距大幅缩小。日月光表示,提升小芯片级互联技术可开拓应用领域,除了AI芯片之外,也可扩展至手机应用处理器、MCU微控制器等关键芯片。
据悉,Chiplet是异构的一个基本方面。行业人士表示,小芯片方法代表了一种新兴的半导体设计理念,它将两个或多个分立芯片组合在分解的 SiP 设计中。与可能的单片替代方案相比,小芯片提供了更大的设计灵活性、更快的上市时间、更高的良率和经济效益。小芯片的功能涵盖典型处理器 SoC 中的基本知识产权 (IP) 块,包括中央处理单元 (CPU)、图形处理单元 (GPU)、神经处理单元 (NPU)、I/O 和内存控制器以及接口、高速缓存存储器和模拟功能(SerDes、PLL、DAC、ADC、PHY 等)。

图片来源:拍信网
目前Chiplet已成为算力芯片的主流方案,AMD、Intel等半导体巨头共同成立了UCIe产业联盟,Nvdia A100/H100、AMD MI300等主流产品均采用了Chiplet方案,国内算力芯片厂商亦在快速跟进。
此外,日月光控股表示,公司将持续投资新技术,2023年就一共开发七大技术,包括以覆晶封装进行高频宽记忆体第三代堆迭技术、智慧打线瑕疵检测技术、扇出型封装内埋桥接芯片与被动元件、3D电压调节模组先进封装技术、以内埋式深铜堆声产品开发面板级封装,高整合度SiP封装通讯模组方案以及光学模组封装技术开发等。
台积电全面扩张CoWoS产能,SoIC先进封装同受青睐
台积电方面,本月初中国台媒消息显示,台积电正全面扩张CoWoS产能,已在中国台湾地区云林县虎尾园区觅得一处先进封装厂建设用地。对于此消息,台积电没有回应。
据台积电预计,AI加速发展带动先进封装CoWos需求快速增长,目前其CoWos产能供应紧张,2024-2025年将扩产。业内人士分析,台积电2024年月CoWoS产量将翻倍成长至4万片,2025年升至5.5万~6万片,2026年进一步达到7万~8万片。
为了实现产能增长目标,台积电在CoWoS产线、设备等方面积极投资。在新CoWoS厂上,台积电南科嘉义园区P1晶圆厂已于今年4月动工,但近期因发掘出疑似遗址停工,台积电转而启动同地P2晶圆厂建设;台积电此前还有在苗栗县铜锣乡建设CoWoS工厂的计划,但遭遇了水土问题。而在设备方面,台积电已于去年4月、6月、10月以及今年的2月下达了四波CoWoS工艺设备订单,目前仍持续追单。这也很大程度的拉动着半导体设备行业的业绩。
台积电正在积极提高CoWoS封装产能的同时,也在积极推动下一代SoIC封装方案落地投产。近日据行业媒体消息,在AMD之后,苹果公司在SoIC封装方案上已经扩大和台积电的合作,预估在2025年使用该技术。
台积电目前已经整合封装工艺构建3D Fabric系统,其中分为3个部分:3D堆叠技术的SoIC系列、先进封装CoWoS系列以及InFo系列。其中,SoIC处于前段封装,于2018年4月公开,是台积电基于CoWoS与多晶圆堆叠(WoW)封装技术开发出的新一代创新封装技术,这标志着台积电已具备直接为客户生产3D IC的能力。该技术于2022年就已经开始小量投产,而且台积电计划2026年产能扩大20倍以上。
据悉,AMD是台积电SoIC的首发客户,旗下的MI300加速卡就使用了SoIC+CoWoS封装解决方案,可将不同尺寸、功能、节点的晶粒进行异质整合,目前在位于竹南的第五座封测厂AP6生产。此外,苹果对SoIC封装也非常感兴趣,将采取SoIC搭配Hybridmolding(热塑碳纤板复合成型技术),目前正小量试产,预计2025~2026年量产,计划应用在Mac上。
相关问答
半导体封装原理介绍?
半导体封装是指将通过测试的晶圆按照产品型号及功能需求加工得到独立芯片的过程。封装过程为:来自晶圆前道工艺的晶圆通过划片工艺后被切割为小的晶片(Die),...
半导体封装有哪些设备?
半导体封装是指将通过测试的晶圆按照产品型号及功能需求加工得到独立芯片的过程。封装过程为:来自晶圆前道工艺的晶圆通过划片工艺后被切割为小的晶片(Die),...
半导体封装,半导体封装是什么意思?
半导体封装是指将通过测试的晶圆按照产品型号及功能需求加工得到独立芯片的过程。封装过程为:来自晶圆前道工艺的晶圆通过划片工艺后被切割为小的晶片(Die),...
半导体封装组成?
半导体封装是金属、塑料、玻璃或陶瓷含有一个或多个离散的壳体的半导体器件或集成电路。单个组件在被切割成芯片、测试和封装之前在半导体晶片(通常是硅)上制...
半导体、封装测试是干什么的?
是对半导体封装测试所使用的机器的维修与保养。一般情况下,机器会出现一些小问题,但是操作工是解决不了的,在这种情况下,技术员会帮他们解决。还有就是定期对...
半导体器件有哪几种封装类型?
半导体器件有三种封装类型第一大类:半导体金属封装金属封装始于三极管封装,后慢慢地应用于直插式扁平式封装,基本上乃是金属-玻璃组装工艺。由于该种封装尺...
半导体封装十大龙头?
1、华为海思。成立于2004年,是全球领先的半导体芯片公司。2、韦尔半导体。成立于2007年,是全球排名前列的中国半导体封装公司。3、智芯微。成立于2010年,...
半导体封装厂排名?
第一名,北方华创已成功进入日月光供应链,在先进封装领域,为客户量身打造的UBM/RDL金属沉积设备、TSV金属沉积设备、TSV刻蚀设备及工艺已经实现了在国内主流先...
半导体包装方法?
半导体封装是指将通过测试的晶圆按照产品型号及功能需求加工得到独立芯片的过程。封装过程为:来自晶圆前道工艺的晶圆通过划片工艺后被切割为小的晶片(Die),...
什么是LED半导体封装设备?
半导体封装一般用到点胶机+胶水环氧树脂,焊机+焊膏。典型的封装工艺流程为:划片装片键合塑封去飞边电镀打印切筋和成型外观检查成品测试包装出货。半导体封装...