华为科普:芯片设计制造全流程
来源:内容来自华为麒麟,谢谢。
由沙成芯,方寸之间。指尖大小的芯片,内含153亿个晶体管。如此复杂的工艺是如何实现的?漫解麒麟芯片的内“芯”世界!本期的问题是: 1、芯片的设计与制造过程可以分为哪三步? 2、VeriLog HDL是什么?*免责声明:本文由作者原创。文章内容系作者个人观点,半导体行业观察转载仅为了传达一种不同的观点,不代表半导体行业观察对该观点赞同或支持,如果有任何异议,欢迎联系半导体行业观察。
今天是《半导体行业观察》为您分享的第2871内容,欢迎关注。
晶圆|集成电路|设备|汽车芯片|存储|台积电|AI|封装
科普:制造芯片要经过这些步骤
来源:内容来自「富士通电子」,谢谢。
在半导体的生产工厂,在晶元上通过极其细微的加工进行制造。在一枚晶片上一共要制造出成千上厞个这样的吸几毫米大小的半导体器件(芯片)。这道制造工序叫做晶元工艺,这道工艺的流程则被称为Process Flow(工艺流程)。今天咱们就简要介绍下半导体IC的Process Flow。
FEOL (Front End of Line:基板工序、半导体晶元制造工序的前半部分)在硅基板上制造出晶体管等部件。
BEOL (Back End of Line:布线工序、半导体晶元制造工序的后半部分)将在FEOL制造的各部件与金属材料连接布线,以形成电路。
元件隔离
晶体管是在硅晶片的表面附近形成晶。
为保证每个晶体管的独立运行,需要阻止与之相邻的晶体管的干扰。因此,晶体管的形成区域是相互隔离的。
井道形成
在一个芯片中,分别制作出n型MOS晶体管与p型MOS晶体管。
在各自的晶体管制作区域,以适当的浓度的注入各个晶体管所需的杂质(n型MOS:p井,n沟道;p型MOS: n井,p沟道)。另外,可通过追加掺入不同的杂质及不同浓度的剂量來分别制作不同电压/特征的晶体管。
栅极氧化及闸形成
这是决定晶体管性能的最重要的工序。
因为栅极氧化影响晶体管的性能及可靠性极大,所以需要在晶片表面形成分布均匀的高密度薄膜。
由于闸形成的尺寸也会对晶体管的性能产生重要影响,因此有必要对光刻胶形成以及栅极蚀刻进行严格的尺寸管理。并且,利用CVD法来沉积多晶硅可形成栅电极。
LDD形成
LDD(Lightly Doped Drain,轻掺杂漏)的形成是为了避免晶体管微型化带来的不利影响(操作速度变慢等)。LDD也被称为扩展。
n型LDD: 在n型MOS的区域内加入n型杂质(如磷,砷等)。
p型LDD: 在p型MOS的区域内加入p型杂质(如硼等)。
侧壁间隔
为形成上述的LDD及,栅极、源极、漏极的硅化(下述),需要仅在栅极的水平方面(两端)的壁部形成氧化膜。
侧壁氧化膜: 在整个晶片表面形成氧化膜。
侧壁蚀刻: 在氧化膜上实施异向性(垂直方向)的蚀刻,使得氧化膜仅残留在栅极的侧壁。
源极与漏极
n型MOS与p型MOS领域内会各自形成源极和漏极。通常情况下,晶体管左右对称,所以形状也相同。电源的连接方向决定哪一端是源极或漏极。
p型源极与漏极: p型MOS区域内掺入p型杂质(如硼等)。
n型源极与漏极: n型MOS区域内掺入n型杂质(如磷,砷等)。
硅化物
对MOS的三个电极即栅极(多晶硅)、源极、漏极(硅)进行硅化(与金属的化合物)后,可以降低对金属布线层的电阻。同时,也可以降低各自电极滋生的电阻。
硅化: 通过化学蚀刻(自对准硅化),选择性地仅去除钴薄膜。
介质膜
接下来是连接晶体管等元件的布线流程。
介质膜沉积: 通过CVD法形成厚的硅氧化膜等。
介质膜抛光: 为使晶体表面凹凸不平的部分变得平坦,对介质膜进行抛光。
接触孔
为了将晶体管的三个电极即栅极、源极、漏极透過介质膜之上的金属层相互连接,要对介质膜进行开孔(接触孔)并填充W(钨)。
插件钨填充: 於接触孔内填充钨。
插件钨抛光: 对表面进行抛光,去除多余的钨,使得钨仅留在接触孔的内部。
金属-1
形成介质膜,挖沟槽,於沟槽填充Cu(铜)。仅向沟槽内填充Cu(铜)的方式也被称为单镶嵌(single damascene)。
金属-1 Cu(铜)填充: 通过电镀的方式向沟槽填充Cu(铜)。
金属-1 Cu(铜)抛光: 对表面进行抛光以去除Cu膜(铜膜),使得Cu(铜)仅留在沟槽内部。
金属-2
形成介质膜,挖孔及沟槽,於孔和沟槽填充Cu(铜)。通过同时向孔及沟槽填充Cu(铜)的方式被称作双镶嵌(dual damascene)。
金属-2 Cu(铜)填充: 通过电镀的方式向孔及沟槽填充Cu(铜)。
金属-2 Cu(铜)抛光: 对表面进行抛光以去除Cu膜(铜膜),使得Cu(铜)仅留在孔及沟槽内部。
*免责声明:本文由作者原创。文章内容系作者个人观点,半导体行业观察转载仅为了传达一种不同的观点,不代表半导体行业观察对该观点赞同或支持,如果有任何异议,欢迎联系半导体行业观察。
今天是《半导体行业观察》为您分享的第2026期内容,欢迎关注。
半导体行业观察
『半导体第一垂直媒体 』
实时 专业 原创 深度
华为|台积电|江北新区|AI|晶圆|RISC-V|AMD|MEMS
回复 投稿 ,看《如何成为“半导体行业观察”的一员 》
回复 搜索 ,还能轻松找到其他你感兴趣的文章!
相关问答
半导体芯片制造详细工艺?
所有半导体工艺都始于一粒沙子!因为沙子所含的硅是生产晶圆所需要的原材料。晶圆是将硅(Si)或砷化镓(GaAs)制成的单晶柱体切割形成的圆薄片。要提取高纯度的硅...
半导体芯片制作工艺?
所有半导体工艺都始于一粒沙子!因为沙子所含的硅是生产晶圆所需要的原材料。晶圆是将硅(Si)或砷化镓(GaAs)制成的单晶柱体切割形成的圆薄片。要提取高纯度的硅...
半导体芯片四大类?
第一类:北方华创、中微公司、智光电气、长川科技、精测电子、至纯科技、中芯国际、凯世通,这块主要以制造设备为主,如刻蚀机设备等,所以技术含量较高,属于...
半导体中poly做什么工艺?
半导体中POLY做什么工艺?半导体中POLY是做多晶硅工艺。多晶硅(POLY)在半导体器件制造过程中,应用非常广泛,主要用为栅极、互连、填充材料。如在平面IGBT器件...
半导体芯片基础知识?
半导体芯片是由半导体材料(如硅、锗等)制成的微小电路板,上面集成了大量的电子元器件和连接线路,是现代电子设备中不可或缺的关键组成部分。以下是一些基础知...
为什么日本能生产那么多芯片?
日本之所以芯片行业发达原因如下。日本的半导体在20世纪90年代确实非常强,超过美国成全球第一,但后来被美国打压,所以日本也就没落了。但在一些半导体设备上...
完全自主可控的半导体工艺多少纳米?
半导体的制程从28纳米到1纳米是当前世界半导体制程区间,28纳米是入门级,也是运用最广的半导体制程,往级别高的分别是14纳米、7纳米、5纳米、2纳米和1纳米。...
半导体行业比如芯片制造,封装,测试方面的?
封测行业和外壳行业不同;封测企业一般不会生产封装的外壳。通常,外壳的体罚是针对金属封装或者陶瓷封装来说的;对于我们见的最多的塑料封装而言,一般没有外壳...
国产芯片半导体要几年能夺回国内市场?中国制造2025完成时吗?
国产半导体想要全面夺回中国市场还需要很长时间,2025年这个时间节点怕是还不行,但是随着这几年国家多半导体领域的重视和资金投入,以及这些年来的现状,未来我...
半导体fab是什么?
是半导体无尘生产车间,因为微小的粒子就能引起电子组件与电路的缺陷,所以要求很高WaferFab是指:将晶圆转化成集成电路的制作技术成为半导体处理工艺,典型的...